Android

AMD untuk Menurunkan Kelajuan Jam dalam cip 12-core

How to Lock Clock Speeds on Pascal GPU's

How to Lock Clock Speeds on Pascal GPU's
Anonim

Cip 12 teras teras Advanced Micro Devices akan menarik kuasa yang sama seperti cip enam teras sedia ada, tetapi akan mengurangkan kelajuan jam, kata pegawai syarikat pada Isnin.

Cip server 12-teras yang akan datang, kod bernama Magny-Cours, meletakkan dua cip enam teras dalam satu pakej. Silikon yang sama digunakan dalam cip enam teras yang sedia ada, kod yang dinamakan Istanbul, yang merupakan sebahagian daripada pemproses pelayan pelayan Opteron. AMD direka cip Magny-Cours untuk menarik kekuatan yang sama seperti kerepek Istanbul, kata Pat Conway, ahli kakitangan teknikal AMD, dalam persembahan di persidangan Chip Hot di Stanford University.

Menanggapi soalan penonton tentang bagaimana Magny- Cours, dengan dua cip, akan menggunakan kuasa yang sama seperti satu cip Istanbul, Conway mengatakan bahawa AMD mengurangkan kelajuan jam Magny-Cours dan menambah bahawa ciri pengurusan kuasa sedang ditambah.

Namun, Conway enggan mengulas pada kelajuan jam berpotensi 12 cip teras sebagai tindak balas kepada soalan. "Itulah detail yang akan kami simpan untuk pelancaran produk," kata Conway. Cip itu ditujukan kepada pelayan dan dijangka pada suku pertama 2010.

Pembuat cip seperti Intel dan AMD kembali untuk menambah teras untuk meningkatkan prestasi cip pada dekad ini, kerana cranking speed clock menyebabkan pelesapan haba yang berlebihan dan penggunaan kuasa.

Walaupun kekerapan jam akan jatuh, cip Magny-Cours akan mengemas lebih banyak prestasi berbanding cip Opteron yang sedia ada, kata Conway. Cache yang lebih besar dan teras yang semakin meningkat akan menjadikan pelayan lebih cepat, kata Conway. Sebagai contoh, pelayan akan dapat melaksanakan tugas dengan lebih cepat dalam persekitaran maya dengan jumlah teras yang lebih besar, membolehkan pelayan menjadi tuan rumah sejumlah mesin maya yang lebih besar.

Conway juga bercakap mengenai butiran yang lebih baik di cip Magny-Cours. Dua cip enam teras disambungkan dengan empat interconnects hiperthreaded dan disasarkan pada pelayan dua dan empat soket, kata Conway. Ia termasuk sejumlah 12MB cache L3, dengan setiap teras yang menyokong 512KB cache L2. Cip akan dihasilkan oleh spiderman AMD, GlobalFoundries, menggunakan teknologi 45-nanometer yang ada.

AMD juga mengusahakan kod arsitektur cip x86 baru bernama Bulldozer. Senibina akan digunakan dalam cip yang dibuat menggunakan proses 32-nm pada tahun 2011. Syarikat itu telah menjadualkan kod cip 16-ciptaan Interlagos untuk dibebaskan pada tahun 2011.